home *** CD-ROM | disk | FTP | other *** search
/ QRZ! Ham Radio 6 / QRZ Ham Radio Callsign Database - Volume 6.iso / pc / files / dsp / 56100tar.z / 56100tar / 56100 / g722 / 56116ads / ads16usr.hlp < prev    next >
Encoding:
Text File  |  1992-04-15  |  3.6 KB  |  101 lines

  1. >pin
  2. +  DSP56116 Pin Names and PGA Pin Numbers
  3. +  1   2    3    4      5   6   7   8        9        10       11      12     13
  4. +A D15 R/W* TS* PS/DS* N/C BG* BR* DSO        DSI/OS0 H6/PB6 H4/PB4 H3/PB3 H1/PB1
  5. +B D13 D14  BS* GND    GND BB* DR* DSCK/OS1 H7/PB7  H5/PB5 VCC      H2/PB2 H0/PB0
  6. +C D12 GND  N/C        VCC TA* VCC                  GND
  7. +D D11 VCC                              HCK/PB14 HEN/PB12
  8. +E D10 GND                              HRW/PB11 HA2/PB10
  9. +F D7  D8   D9                          HA1/PB9 HA0/PB8 SC01/PC9
  10. +G D5  D6   GND
  11. +H D4  D3   GND
  12. +J D2  VCC
  13. +K D1  D0
  14. +L A15 GND           A7  GND A1
  15. +M A14 A12  VCC GND    VCC A6  VCC A2        GND
  16. +N A13 A11  A10 A9     A8  A5  A4  A3        A0
  17. >port
  18. +addr or abus or porta :Port A address
  19. +data or dbus or portd :Port A data
  20. +imc               :Interrupt and Mode Control Pins
  21. +ctrl               :Bus Control Signals
  22. >io
  23. +     DSP56116 X Memory Internal I/O Memory Map
  24. +$FFFD SSI1 TRANSMIT MASK HIGH (TMH1)    $FFDF INTERRUPT PRIORITY (IPR)
  25. +$FFFC SSI1 TRANSMIT MASK LOW (TML1)    $FFDE BUS CONTROL (BCR)
  26. +$FFFB SSI1 RECEIVE MASK HIGH (RMH1)    $FFD9 SSI1 CONTROL REGISTER B (CRB1)
  27. +$FFFA SSI1 RECEIVE MASK LOW  (RML1)    $FFD8 SSI1 CONTROL REGISTER A (CRA1)
  28. +$FFF9 SSI1 TRANSMIT/RECEIVE (TX1/RX1)    $FFD1 SSI0 CONTROL REGISTER B (CRB0)
  29. +$FFF8 SSI1 STATUS (SSR1)        $FFD0 SSI0 CONTROL REGISTER A (CRA0)
  30. +$FFF5 SSI0 TRANSMIT MASK HIGH (TMH0)    $FFC4 HOST CONTROL REGISTER (HCR)
  31. +$FFF4 SSI0 TRANSMIT MASK LOW (TML0)    $FFC3 PORT C DATA DIRECTION (PCDDR)
  32. +$FFF3 SSI0 RECEIVE MASK HIGH (RMH0)    $FFC2 PORT B DATA DIRECTION (PBDDR)
  33. +$FFF2 SSI0 RECEIVE MASK LOW  (RML0)    $FFC1 PORT C CONTROL (PCC)
  34. +$FFF1 SSI0 TRANSMIT/RECEIVE (TX0/RX0)    $FFC0 PORT B CONTROL (PBC)
  35. +$FFF0 SSI0 STATUS/TIMESLOT (SSR0/TSR0)
  36. +$FFEF TIMER PRELOAD (TPR)
  37. +$FFEE TIMER COMPARE (TCPR)
  38. +$FFED TIMER COUNT (TCTR)
  39. +$FFEC TIMER CONTROL (TCR)
  40. +$FFE5 HOST TRANSMIT/RECEIVE (HTX/HRX)
  41. +$FFE4 HOST STATUS (HSR)
  42. +$FFE3 PORT C DATA (PCD)
  43. +$FFE2 PORT B DATA (PBD)
  44. +
  45. >int
  46. +     DSP56116 Interrupt Start Addresses and Interrupt Source
  47. +$e000    Hardware Reset               $0016  SSI0 Transmit Data
  48. +$0000    Hardware Reset               $0018  SSI1 Receive with Exception
  49. +$0002    Illegal Instruction           $001A  SSI1 Receive Data
  50. +$0004    Stack Error               $001C  SSI1 Transmit with Exception
  51. +$0006    Reserved               $001E  SSI1 Transmit Data
  52. +$0008    SWI                   $0020  Timer Overflow
  53. +$000A    IRQA                   $0022  Timer Compare
  54. +$000C    IRQB                   $0024  Host DMA Receive Data
  55. +$000E    Reserved               $0026  Host DMA Transmit Data
  56. +$0010    SSI0 Receive with Exception    $0028  Host Receive Data
  57. +$0012    SSI0 Receive Data           $002A  Host Transmit Data
  58. +$0014    SSI0 Transmit with Exception   $002C  Host Command (default)
  59. +
  60. >host
  61. +    HOST INTERFACE 56116 ADDRESS MAP
  62. ++-------------+------------+------------+
  63. +  ADDR  (HEX)     56116 READ  56116 WRITE
  64. ++-------------+------------+------------+
  65. +  X:$FFC4        HCR     HCR
  66. +  X:$FFE4        HSR     ----
  67. +  X:$FFE5        HRX     HTX
  68. ++-------------+------------+------------+
  69. >mode
  70. +  Mode   MB MA     DSP56116 Initial Chip Operating Mode
  71. ++------+--------+-----------------------------------------------+
  72. +   0       0  0     Special Bootstrap Mode 1
  73. +   1       0  1     Special Bootstrap Mode 2
  74. +   2       1  0     Normal Expanded
  75. +   3       1  1     Development Expanded
  76. >map
  77. +       X DATA
  78. +$FFFF +-------------+
  79. +       On-Chip
  80. +     Peripherals
  81. +$FF80 +-------------+
  82. +      External
  83. +      X Data
  84. +      Memory
  85. +$07FF +-------------+
  86. +      Internal
  87. +      X Data RAM
  88. +$0000 +-------------+
  89. +
  90. >mod
  91. +  MMMM   Address Calculation Arithmetic
  92. ++------+-------------------------------------+
  93. +  0000   Reverse Carry (Bit Reversed Update)
  94. +  0001   Modulo      2
  95. +  0002   Modulo      3
  96. +     .     .      .
  97. +  FFFE   Modulo   65,535 ((2**16)-1)
  98. +  FFFF   Linear   (Modulo 2**16)
  99.  
  100.  
  101.